本文转载自电子汇,转载文章仅供学习和研究使用。
SerDes的价值
-
时钟到达两个芯片的传播延时不相等(clock skew) -
并行数据各个bit的传播延时不相等(data skew) -
时钟的传播延时和数据的传播延时不一致(skew between data and clock)


-
SerDes在数据线中时钟内嵌,不需要传送时钟信号。 -
SerDes通过加重/均衡技术可以实现高速长距离传输,如背板。 -
SerDes使用了较少的芯片引脚
SerDes结构(architecture)
抖动和信号集成 (Jitter, SI)
-
DCD(Duty cycle distortion)
-
DDJ(Data dependent jitter)
-
Pj(Periodic jitter)
-
BUJ(Bounded uncorrelated jitter)
-
Rj为高斯分布 -
大量Pj叠加的效果也为高斯分布 -
部分BUJ也为高斯分布
-
DCD被近视为双底拉克概率分布
信号集成(SI)及仿真
结尾
往期推荐
|
|||
|
|||
|
牛芯半导体(深圳)有限公司(简称“牛芯半导体”)成立于2020年,聚焦接口IP的开发和授权,并提供相关整体解决方案,致力成为全球领先的IP供应商。
基于自主可控的核心技术,牛芯半导体在主流先进工艺布局SerDes、DDR等中高端接口IP,产品广泛应用于消费电子、网络通信、数据存储、人工智能、汽车电子、医疗电子等领域。
未来,牛芯半导体持续响应IP国产化需求,适应不断演进的接口技术和日益拓展的接口互联场景,赋能数智时代下的千行百业。

